Stratix II、Stratix GX、Stratix系列FPGA器件。該FFTCore功能是執(zhí)行高性能的正向復數FFT或反向的FFT(IFFT),采用基2/4頻域抽取(DIF)的FFT算法,其轉換長度為2m,這里6≤m≤14。在其內部,FFT采用塊浮點結構,以在最大信噪比(SNR)和最小資源需求之間獲得最大的收益。FFT Core接收一個長度為N的、二進制補碼格式、順序輸入的復數序列作為輸入,輸出轉換域的、順序的復數數據序列。同時,一個累加塊指數被輸出,表示塊浮點的量化因子。FFT Core的轉換方向事先由一個輸入端口為每個數據轉換塊指定。
FFT Core可以設置兩種不同的引擎結構:四輸出(Quad-output FFT engine)和單輸出(Single-output FFT engine)。對于要求轉換時間盡量小的應用,四輸出引擎結構是最佳的選擇;對于要求資源盡量少的應用,單輸出引擎結構比較合適。為了增加整個FFT Core的吞吐量,可以采用多并行引擎結構。
FFT Core支持3種I/O數據流結構:連續(xù)(streaming)、緩沖突發(fā)(Buffered Burst)、突發(fā)(Burst)。連續(xù)I/O數據流結構允許處理連續(xù)輸入數據,輸出連續(xù)復數數據流,而不中斷輸入和輸出數據;緩沖突發(fā)I/O數據流結構與連續(xù)結構相比,需要更少的存儲資源,但是,這是以減少平均吞吐量為代價的;突發(fā)數據流結構的操作與緩沖突發(fā)方式基本上一致,但突發(fā)方式則需要更少的存儲資源,這也是以降低吞吐量為代價的。
3 硬件設計
圖1整體原理圖
設計的整體原理圖如圖1所示。輸入和輸出緩沖器分別存儲預處理數據和FFT轉換結果;FFT運算器負責FFT運算;控制器為輸入和輸出緩沖器提供讀寫地址,并控制FFT運算的時序和緩沖器的讀寫操作;后處理單元從單路復數輸入頻譜數據中分離出兩路實數輸入頻譜數據;求模運算器實現CORDIC算法,求取轉換結果的平方根。設計的輸入為兩路實數序列,一路作為實部,另一路作為虛部,由連續(xù)的256點的數據段組成;輸出是間斷的256點數據段,各數據段的前128點為第一路的頻譜數據,后128點是第二路的頻譜數據。根據FFT頻譜關于中心點對稱的結果,只截取前半段頻譜數據并不會丟失任何信息。
整個系統(tǒng)的工作時序為:①數據以5MHz的速率輸入到輸入緩沖器;②FFT運算器以40MHz的速率從輸入緩沖器中取數進行運算;③FFT運算結束時,將轉換結果存入到輸出緩沖器中;④輸出緩沖器數據以20MHz的速率被送到后處理單元進行轉變;⑤數據被送到求模運算器,進行CORDIC運算,輸出;⑥當③結束時,FFT運算器又回到起始狀態(tài),等待處理下一組數據,從而使運算周而復始地進行。整個設計由控制器嚴格控制。
輸入和輸出緩沖器由FPGA內部的RAM實現,這些都相對簡單。下面重點介紹。FFT運算器、控制器、后處理單元和求模運算器。
網站首頁 |網站簡介 | 關于我們 | 廣告業(yè)務 | 投稿信箱
Copyright © 2000-2020 hngelin.com All Rights Reserved.
中國網絡消費網 版權所有 未經書面授權 不得復制或建立鏡像
聯系郵箱:920 891 263@qq.com
新邵县| 临城县| 静安区| 德安县| 宁化县| 邯郸市| 双柏县| 惠来县| 新闻| 大英县| 大同市| 密山市| 三门县| 华阴市| 肃北| 丹东市| 扎鲁特旗| 保康县| 保山市| 镇康县| 阳西县| 白城市| 潜山县| 太保市| 获嘉县| 定兴县| 天全县| 河间市| 章丘市| 乌拉特后旗| 盐津县| 深水埗区| 宁津县| 大港区| 阿拉善左旗| 吉安市| 遵义县| 江孜县| 都兰县| 巫溪县| 东安县|